DM544: Computerarkitektur (5 ECTS)
STADS: 15013501
Niveau
Bachelorkursus
Undervisningsperiode
Kurset er placeret i efterårssemesteret.
Ansvarlige undervisere
Email: marco@imada.sdu.dk
Skemaoplysninger
Hold |
Type |
Dag |
Tidsrum |
Lokale |
Uger |
Kommentar |
Fælles |
I |
Mandag |
12-14 |
U24 |
45-51 |
|
Fælles |
I |
Onsdag |
14-16 |
U24 |
45-49 |
|
S1 |
TE |
Onsdag |
14-16 |
U24 |
50-51 |
|
S1 |
TE |
Torsdag |
08-10 |
U24 |
45-49 |
|
Vis hele skemaet
Vis personligt skema for dette kursus.
Indgangskrav:
Ingen
Faglige forudsætninger:
Stoffet fra DM502 Programmering A DM502 og DM503 Programmering B skal være kendt. ELLER Stoffet fra DM536 Introduktion til Programmering og DM537 Objekt-orienteret programmering skal være kendt. Kurset kan ikke følges hvis DM548 er bestået, eller hvis DM548 indgår obligatorisk i din studieordning.
KursusintroduktionAt introducere datamaskiners arkitektur, fra logikniveauet over mikroprogramniveauet til det konventionelle ISA niveau. Desuden vigtige komponenter i lagerhierarkiet, busarkitekturer og organiseringen af moderne pipelinede CPU'er.
KompetencerDe studerende vil opnå indsigt i opbygningen af moderne datamater og deres CPUer, med henblik på at kunne sammenligne og vurdere sådannes ydeevne på et teknologiuafhængigt plan. Mere specifikt forventes den studerende:
- at forstå elementære logik-diagrammer, og at kunne udtrykke funktionaliteten af basale CPU komponenter i form af sådanne, specielt at kunne udnytte rekursive definitioner til minimering af den længste sti
- at kunne udtrykke funktionaliteten af en ISA niveau instruktion ved fortolkning på en underliggende (mikro)maskinarkitektur. at kunne fortolke almindelige binære heltals og flydende tals repræsentationer, og at kunne konvertere mellem disse
- at kende og kunne forklare de forskellige lagerkomponenters egenskaber og begrænsninger, herunder deres adresseringsstruktur, samt vurdere ydeevnen af et flerniveau lagerhierarki
- at kunne forklare og diskutere moderne CPU'ers interne udnyttelse af parallelisme i form af pipelining, begrænsninger af denne samt fordeling af opgaver på flere funktionelle enheder
- at kunne forklare og diskutere datamatens indre opbygning og interne kommunikationsveje på et overordnet plan, herunder kommunikation med ydre enheder samt afbrydelser fra disse
- at kunne udtrykke funktionaliteten af en given algoritme som et assemblerprogram, herunder at kunne bringe et sådant program til udførelse på en konkret maskine
Forventet læringsudbytteEfter kurset forventes den studerende at kunne:
- fortolke elementære logik-diagrammer og sandhedstabeller, samt udtrykke funktionaliteten af basale CPU komponenter i form af sådanne, specielt at kunne udnytte rekursive definitioner til minimering af den længste sti
- udtrykke funktionaliteten af en ISA niveau instruktion ved fortolkning på en underliggende (mikro)maskinarkitektur
- fortolke almindelige binære heltals og flydende tals repræsentationer, og at kunne konvertere mellem disse
- forklare de forskellige lagerkomponenters egenskaber og begrænsninger, herunder deres adresseringsstruktur, samt vurdere ydeevnen af et flerniveau lagerhierarki
- forklare og diskutere moderne CPU'ers interne udnyttelse af parallelisme i form af pipelining, begrænsninger af denne samt fordeling af opgaver på flere funktionelle enheder
- forklare og diskutere datamatens indre opbygning og interne kommunikationsveje på et overordnet plan, herunder kommunikation med ydre enheder samt afbrydelser fra disse
- udtrykke funktionaliteten af en given algoritme som et assemblerprogram, herunder at kunne bringe et sådant program til udførelse på en konkret maskine
EmneoversigtDet digitale logikniveau, mikroarkitekturniveauet, herunder pipelining og andre ydelsesforbedringer samt cache-lagre, ISA-niveauets instruktiontyper, -formater og adresseringsmetoder, datatyper og talrepræsentationer samt assemblerprogrammering.
LitteraturDer er i øjeblikket ikke angivet nogle materialer for kurset.
Kursets hjemmeside
Dette kursus benytter
e-learn (blackboard).
Forudsætningsprøver
Obligatorisk opgaver. Opgaverne skal være bestået for at man kan deltage i eksamen. (15013512)
Eksamen- og censurform:
Mundtlig eksamen med karakter efter 7-trinsskala, ekstern censur, 5 ECTS. (15013502)
Reeksamen i samme eksamenstermin eller i umiddelbar forlængelse heraf.
Vejledende timetal
På naturvidenskab er undervisningen tilrettelagt efter trefasemodellen dvs. intro, trænings- og studiefasen.
Introfase: 21 timer
Træningsfase: 21 timer
Aktiviteter i studiefasen
Studiefase: 21 timer
Sprog
Dette kursus undervises på dansk eller engelsk, afhængigt af underviseren. Dog altid på Engelsk ved deltagelse af internationale studerende.
Kursustilmelding
Se tilmeldingsfrister.
Pris for åben uddannelse
Se priser for enkeltkurser.
Dette er den nyeste version af en kursusbeskrivelse, som trådte i kraft den 1. sep 2013.